HSMCI_TDR

HSMCI Transmit Data Register

  0x34 32 Write-only    

HSMCI Transmit Data Register

Bit  31 30 29 28 27 26 25 24  
  DATA[31:24]  
Access                   
Reset                   
Bit  23 22 21 20 19 18 17 16  
  DATA[23:16]  
Access                   
Reset                   
Bit  15 14 13 12 11 10 9 8  
  DATA[15:8]  
Access                   
Reset                   
Bit  7 6 5 4 3 2 1 0  
  DATA[7:0]  
Access                   
Reset                   

Bits 31:0 – DATA[31:0]: Data to Write

Data to Write