TWIHS_THR

TWIHS Transmit Holding Register

  0x34 32 Write-only 0x00000000  

TWIHS Transmit Holding Register

Bit  31 30 29 28 27 26 25 24  
                   
Access                   
Reset                   
Bit  23 22 21 20 19 18 17 16  
                   
Access                   
Reset                   
Bit  15 14 13 12 11 10 9 8  
                   
Access                   
Reset                   
Bit  7 6 5 4 3 2 1 0  
  TXDATA[7:0]  
Access  W W W W W W W W  
Reset  0 0 0 0 0 0 0 0  

Bits 7:0 – TXDATA[7:0]: Master or Slave Transmit Holding Data

Master or Slave Transmit Holding Data