48.6 Register Summary
For descriptions and definitions of both Register and bitfield properties, refer to Register Properties.
Offset | Name | Bit Pos. | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
---|---|---|---|---|---|---|---|---|---|---|
0x00 | CTRLA | 7:0 | SILACC | DRP | TAMPERS | ENABLE | SWRST | |||
15:8 | ||||||||||
23:16 | ||||||||||
31:24 | ||||||||||
0x04 | INTENCLR | 7:0 | DRP | ERR | ||||||
15:8 | ||||||||||
23:16 | ||||||||||
31:24 | ||||||||||
0x08 | INTENSET | 7:0 | DRP | ERR | ||||||
15:8 | ||||||||||
23:16 | ||||||||||
31:24 | ||||||||||
0x0C | INTFLAG | 7:0 | DRP | ERR | ||||||
15:8 | ||||||||||
23:16 | ||||||||||
31:24 | ||||||||||
0x10 | STATUS | 7:0 | DRP | RAMINV | ||||||
15:8 | ||||||||||
23:16 | ||||||||||
31:24 | ||||||||||
0x14 | SYNCBUSY | 7:0 | ENABLE | SWRST | ||||||
15:8 | ||||||||||
23:16 | ||||||||||
31:24 | ||||||||||
0x18 | DSCC | 7:0 | DSCKEY[7:0] | |||||||
15:8 | DSCKEY[15:8] | |||||||||
23:16 | DSCKEY[23:16] | |||||||||
31:24 | DSCEN | DSCKEY[29:24] | ||||||||
0x1C ... 0x0FFF | Reserved | |||||||||
0x1000 | RAM0 | 7:0 | DATA[7:0] | |||||||
15:8 | DATA[15:8] | |||||||||
23:16 | DATA[23:16] | |||||||||
31:24 | DATA[31:24] | |||||||||
... | ||||||||||
0x13FC | RAM255 | 7:0 | DATA[7:0] | |||||||
15:8 | DATA[15:8] | |||||||||
23:16 | DATA[23:16] | |||||||||
31:24 | DATA[31:24] |