32.5 Register Summary
Note: PERIPH_XXX registers are mapped in the associated peripheral memory space at the same
offset. These can be configured by the user depending on the function and the desired
peripheral.
| Offset | Name | Bit Pos. | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|---|---|---|---|---|---|---|---|---|---|---|
| 0x00 | PERIPH_RPR | 31:24 | RXPTR[31:24] | |||||||
| 23:16 | RXPTR[23:16] | |||||||||
| 15:8 | RXPTR[15:8] | |||||||||
| 7:0 | RXPTR[7:0] | |||||||||
| 0x04 | PERIPH_RCR | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | RXCTR[15:8] | |||||||||
| 7:0 | RXCTR[7:0] | |||||||||
| 0x08 | PERIPH_TPR | 31:24 | TXPTR[31:24] | |||||||
| 23:16 | TXPTR[23:16] | |||||||||
| 15:8 | TXPTR[15:8] | |||||||||
| 7:0 | TXPTR[7:0] | |||||||||
| 0x0C | PERIPH_TCR | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | TXCTR[15:8] | |||||||||
| 7:0 | TXCTR[7:0] | |||||||||
| 0x10 | PERIPH_RNPR | 31:24 | RXNPTR[31:24] | |||||||
| 23:16 | RXNPTR[23:16] | |||||||||
| 15:8 | RXNPTR[15:8] | |||||||||
| 7:0 | RXNPTR[7:0] | |||||||||
| 0x14 | PERIPH_RNCR | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | RXNCTR[15:8] | |||||||||
| 7:0 | RXNCTR[7:0] | |||||||||
| 0x18 | PERIPH_TNPR | 31:24 | TXNPTR[31:24] | |||||||
| 23:16 | TXNPTR[23:16] | |||||||||
| 15:8 | TXNPTR[15:8] | |||||||||
| 7:0 | TXNPTR[7:0] | |||||||||
| 0x1C | PERIPH_TNCR | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | TXNCTR[15:8] | |||||||||
| 7:0 | TXNCTR[7:0] | |||||||||
| 0x20 | PERIPH_PTCR | 31:24 | ERRCLR | |||||||
| 23:16 | TXCBDIS | TXCBEN | RXCBDIS | RXCBEN | ||||||
| 15:8 | TXTDIS | TXTEN | ||||||||
| 7:0 | RXTDIS | RXTEN | ||||||||
| 0x24 | PERIPH_PTSR | 31:24 | ERR | |||||||
| 23:16 | TXCBEN | RXCBEN | ||||||||
| 15:8 | TXTEN | |||||||||
| 7:0 | RXTEN | |||||||||
| 0x28 | PERIPH_PWPMR | 31:24 | WPKEY[23:16] | |||||||
| 23:16 | WPKEY[15:8] | |||||||||
| 15:8 | WPKEY[7:0] | |||||||||
| 7:0 | WPCREN | WPCTREN | WPPTREN | |||||||
