45.6 Register Summary
For descriptions and definitions of both Register and bitfield properties, refer to Register Properties.
| Offset | Name | Bit Pos. | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|---|---|---|---|---|---|---|---|---|---|---|
| 0x00 | CTRLA | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | ||||||||||
| 7:0 | SILACC | DRP | TAMPERS | ENABLE | SWRST | |||||
| 0x04 | INTENCLR | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | ||||||||||
| 7:0 | DRP | ERR | ||||||||
| 0x08 | INTENSET | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | ||||||||||
| 7:0 | DRP | ERR | ||||||||
| 0x0C | INTFLAG | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | ||||||||||
| 7:0 | DRP | ERR | ||||||||
| 0x10 | STATUS | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | ||||||||||
| 7:0 | DRP | RAMINV | ||||||||
| 0x14 | SYNCBUSY | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | ||||||||||
| 7:0 | ENABLE | SWRST | ||||||||
| 0x18 | DSCC | 31:24 | DSCEN | DSCKEY[29:24] | ||||||
| 23:16 | DSCKEY[23:16] | |||||||||
| 15:8 | DSCKEY[15:8] | |||||||||
| 7:0 | DSCKEY[7:0] | |||||||||
0x1C ... 0x0FFF | Reserved | |||||||||
| 0x1000 | RAM0 | 31:24 | DATA[31:24] | |||||||
| 23:16 | DATA[23:16] | |||||||||
| 15:8 | DATA[15:8] | |||||||||
| 7:0 | DATA[7:0] | |||||||||
| ... | ||||||||||
| 0x2FFC | RAM2047 | 31:24 | DATA[31:24] | |||||||
| 23:16 | DATA[23:16] | |||||||||
| 15:8 | DATA[15:8] | |||||||||
| 7:0 | DATA[7:0] | |||||||||
