32.7 Register Summary
| Offset | Name | Bit Pos. | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | 
|---|---|---|---|---|---|---|---|---|---|---|
| 0x00 | CTRLA | 7:0 | RUNSTDBY | MODE[2:0] | ENABLE | SWRST | ||||
| 15:8 | IBON | |||||||||
| 23:16 | DIPO[1:0] | DOPO[1:0] | ||||||||
| 31:24 | DORD | CPOL | CPHA | FORM[3:0] | ||||||
| 0x04 | CTRLB | 7:0 | PLOADEN | CHSIZE[2:0] | ||||||
| 15:8 | AMODE[1:0] | MSSEN | SSDE | |||||||
| 23:16 | RXEN | |||||||||
| 31:24 | ||||||||||
0x08 ... 0x0B  | Reserved | |||||||||
| 0x0C | BAUD | 7:0 | BAUD[7:0] | |||||||
0x0D ... 0x13  | Reserved | |||||||||
| 0x14 | INTENCLR | 7:0 | ERROR | SSL | RXC | TXC | DRE | |||
0x15  | Reserved | |||||||||
| 0x16 | INTENSET | 7:0 | ERROR | SSL | RXC | TXC | DRE | |||
0x17  | Reserved | |||||||||
| 0x18 | INTFLAG | 7:0 | ERROR | SSL | RXC | TXC | DRE | |||
0x19  | Reserved | |||||||||
| 0x1A | STATUS | 7:0 | BUFOVF | |||||||
| 15:8 | ||||||||||
| 0x1C | SYNCBUSY | 7:0 | CTRLB | ENABLE | SWRST | |||||
| 15:8 | ||||||||||
| 23:16 | ||||||||||
| 31:24 | ||||||||||
0x20 ... 0x23  | Reserved | |||||||||
| 0x24 | ADDR | 7:0 | ADDR[7:0] | |||||||
| 15:8 | ||||||||||
| 23:16 | ADDRMASK[7:0] | |||||||||
| 31:24 | ||||||||||
| 0x28 | DATA | 7:0 | DATA[7:0] | |||||||
| 15:8 | DATA[8] | |||||||||
0x2A ... 0x2F  | Reserved | |||||||||
| 0x30 | DBGCTRL | 7:0 | DBGSTOP | |||||||
