18.7 Register Summary
| Offset | Name | Bit Pos. | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|---|---|---|---|---|---|---|---|---|---|---|
| 0x00 | CTRLA | 7:0 | IORET | |||||||
| 0x01 | SLEEPCFG | 7:0 | SLEEPMODE[2:0] | |||||||
0x02 ... 0x03 | Reserved | |||||||||
| 0x04 | INTENCLR | 7:0 | SLEEPRDY | |||||||
| 0x05 | INTENSET | 7:0 | SLEEPRDY | |||||||
| 0x06 | INTFLAG | 7:0 | SLEEPRDY | |||||||
0x07 | Reserved | |||||||||
| 0x08 | STDBYCFG | 7:0 | FASTWKUP[1:0] | RAMCFG[1:0] | ||||||
| 0x09 | HIBCFG | 7:0 | BRAMCFG[1:0] | RAMCFG[1:0] | ||||||
| 0x0A | BKUPCFG | 7:0 | BRAMCFG[1:0] | |||||||
0x0B ... 0x11 | Reserved | |||||||||
| 0x12 | PWSAKDLY | 7:0 | IGNACK | DLYVAL[6:0] | ||||||
