4.2.1 PIOA Pin Description
| Pad No. | Power Rail | I/O Type | Primary | Alternate | PIO Peripheral | Reset State (Signal, Dir, PU, PD, HiZ, ST) | |||||
|---|---|---|---|---|---|---|---|---|---|---|---|
| Signal | Dir | Signal | Dir | Func | Signal | Dir | IO Set | ||||
| 80 | VDDSDHC | GPIO_EMMC | PA0 | I/O | – | – | A | SDMMC0_CK | I/O | 1 | PIO, I, PU, ST |
| B | QSPI0_SCK | O | 1 | ||||||||
| F | D0 | I/O | 2 | ||||||||
| 76 | VDDSDHC | GPIO_EMMC | PA1 | I/O | – | – | A | SDMMC0_CMD | I/O | 1 | PIO, I, PU, ST |
| B | QSPI0_CS | O | 1 | ||||||||
| F | D1 | I/O | 2 | ||||||||
| 83 | VDDSDHC | GPIO_EMMC | PA2 | I/O | – | – | A | SDMMC0_DAT0 | I/O | 1 | PIO, I, PU, ST |
| B | QSPI0_IO0 | I/O | 1 | ||||||||
| F | D2 | I/O | 2 | ||||||||
| 81 | VDDSDHC | GPIO_EMMC | PA3 | I/O | – | – | A | SDMMC0_DAT1 | I/O | 1 | PIO, I, PU, ST |
| B | QSPI0_IO1 | I/O | 1 | ||||||||
| F | D3 | I/O | 2 | ||||||||
| 84 | VDDSDHC | GPIO_EMMC | PA4 | I/O | – | – | A | SDMMC0_DAT2 | I/O | 1 | PIO, I, PU, ST |
| B | QSPI0_IO2 | I/O | 1 | ||||||||
| F | D4 | I/O | 2 | ||||||||
| 85 | VDDSDHC | GPIO_EMMC | PA5 | I/O | – | – | A | SDMMC0_DAT3 | I/O | 1 | PIO, I, PU, ST |
| B | QSPI0_IO3 | I/O | 1 | ||||||||
| F | D5 | I/O | 2 | ||||||||
| 86(2) | VDDSDHC | GPIO_EMMC | PA6 | I/O | – | – | A | SDMMC0_DAT4 | I/O | 1 | PIO, I, PU, ST |
| D | TIOA5 | I/O | 1 | ||||||||
| E | FLEXCOM2_IO0 | I/O | 1 | ||||||||
| F | D6 | I/O | 2 | ||||||||
| 79(2) | VDDSDHC | GPIO_EMMC | PA7 | I/O | – | – | A | SDMMC0_DAT5 | I/O | 1 | PIO, I, PU, ST |
| D | TIOB5 | I/O | 1 | ||||||||
| E | FLEXCOM2_IO1 | I/O | 1 | ||||||||
| F | D7 | I/O | 2 | ||||||||
| 78(2) | VDDSDHC | GPIO_EMMC | PA8 | I/O | – | – | A | SDMMC0_DAT6 | I/O | 1 | PIO, I, PU, ST |
| D | TCLK5 | I | 1 | ||||||||
| E | FLEXCOM2_IO2 | I/O | 1 | ||||||||
| F | NWE/NANDWE | O | 2 | ||||||||
| 77(2) | VDDSDHC | GPIO_EMMC | PA9 | I/O | – | – | A | SDMMC0_DAT7 | I/O | 1 | PIO, I, PU, ST |
| D | TIOA4 | I/O | 1 | ||||||||
| E | FLEXCOM2_IO3 | O | 1 | ||||||||
| F | NCS3 | O | 2 | ||||||||
| 82(2) | VDDSDHC | GPIO_EMMC | PA10 | I/O | – | – | A | SDMMC0_RSTN | O | 1 | PIO, I, PU, ST |
| D | TIOB4 | I/O | 1 | ||||||||
| E | FLEXCOM2_IO4 | O | 1 | ||||||||
| F | A21/NANDALE | O | 2 | ||||||||
| 87(2) | VDDIN_3V3 | GPIO | PA11 | I/O | – | – | A | SDMMC0_VDDSEL | O | 1 | PIO, I, PU, ST |
| D | TCLK4 | I | 1 | ||||||||
| F | A22/NANDCLE | O | 2 | ||||||||
| 92 | VDDIN_3V3 | GPIO | PA12 | I/O | – | – | A | SDMMC0_WP | I | 1 | PIO, I, PU, ST |
| B | IRQ | I | 1 | ||||||||
| F | NRD/NANDOE | O | 2 | ||||||||
| 91 | VDDIN_3V3 | GPIO | PA13 | I/O | – | – | A | SDMMC0_CD | I | 1 | PIO, I, PU, ST |
| E | FLEXCOM3_IO1 | I/O | 1 | ||||||||
| F | D8 | I/O | 2 | ||||||||
| 111 | VDDIN_3V3 | GPIO_QSPI | PA14 | I/O | – | – | A | SPI0_SPCK | I/O | 1 | PIO, I, PU, ST |
| B | TK1 | I/O | 1 | ||||||||
| C | QSPI0_SCK | O | 2 | ||||||||
| D | I2SMCK1 | O | 2 | ||||||||
| E | FLEXCOM3_IO2 | I/O | 1 | ||||||||
| F | D9 | I/O | 2 | ||||||||
| 109 | VDDIN_3V3 | GPIO | PA15 | I/O | – | – | A | SPI0_MOSI | I/O | 1 | PIO, I, PU, ST |
| B | TF1 | I/O | 1 | ||||||||
| C | QSPI0_CS | O | 2 | ||||||||
| D | I2SCK1 | I/O | 2 | ||||||||
| E | FLEXCOM3_IO0 | I/O | 1 | ||||||||
| F | D10 | I/O | 2 | ||||||||
| 112 | VDDIN_3V3 | GPIO_IO | PA16 | I/O | – | – | A | SPI0_MISO | I/O | 1 | PIO, I, PU, ST |
| B | TD1 | O | 1 | ||||||||
| C | QSPI0_IO0 | I/O | 2 | ||||||||
| D | I2SWS1 | I/O | 2 | ||||||||
| E | FLEXCOM3_IO3 | O | 1 | ||||||||
| F | D11 | I/O | 2 | ||||||||
| 108 | VDDIN_3V3 | GPIO_IO | PA17 | I/O | – | – | A | SPI0_NPCS0 | I/O | 1 | PIO, I, PU, ST |
| B | RD1 | I | 1 | ||||||||
| C | QSPI0_IO1 | I/O | 2 | ||||||||
| D | I2SDI1 | I | 2 | ||||||||
| E | FLEXCOM3_IO4 | O | 1 | ||||||||
| F | D12 | I/O | 2 | ||||||||
| 105 | VDDIN_3V3 | GPIO_IO | PA18 | I/O | – | – | A | SPI0_NPCS1 | O | 1 | PIO, I, PU, ST |
| B | RK1 | I/O | 1 | ||||||||
| C | QSPI0_IO2 | I/O | 2 | ||||||||
| D | I2SDO1 | O | 2 | ||||||||
| E | SDMMC1_DAT0 | I/O | 1 | ||||||||
| F | D13 | I/O | 2 | ||||||||
| 101 | VDDIN_3V3 | GPIO_IO | PA19 | I/O | – | – | A | SPI0_NPCS2 | O | 1 | PIO, I, PU, ST |
| B | RF1 | I/O | 1 | ||||||||
| C | QSPI0_IO3 | I/O | 2 | ||||||||
| D | TIOA0 | I/O | 1 | ||||||||
| E | SDMMC1_DAT1 | I/O | 1 | ||||||||
| F | D14 | I/O | 2 | ||||||||
| 104 | VDDIN_3V3 | GPIO_IO | PA20 | I/O | – | – | A | SPI0_NPCS3 | O | 1 | PIO, I, PU, ST |
| D | TIOB0 | I/O | 1 | ||||||||
| E | SDMMC1_DAT2 | I/O | 1 | ||||||||
| F | D15 | I/O | 2 | ||||||||
| 103 | VDDIN_3V3 | GPIO_IO | PA21 | I/O | – | – | A | IRQ | I | 2 | PIO, I, PU, ST |
| B | PCK2 | O | 3 | ||||||||
| D | TCLK0 | O | 1 | ||||||||
| E | SDMMC1_DAT3 | I/O | 1 | ||||||||
| F | NANDRDY | I | 2 | ||||||||
| 106 | VDDIN_3V3 | GPIO_QSPI | PA22 | I/O | – | – | A | FLEXCOM1_IO2 | I/O | 1 | PIO, I, PU, ST |
| B | D0 | I/O | 1 | ||||||||
| C | TCK | I | 4 | ||||||||
| D | SPI1_SPCK | I/O | 2 | ||||||||
| E | SDMMC1_CK | I/O | 1 | ||||||||
| F | QSPI0_SCK | O | 3 | ||||||||
| 102 | VDDIN_3V3 | GPIO | PA23 | I/O | – | – | A | FLEXCOM1_IO1 | I/O | 1 | PIO, I, PU, ST |
| B | D1 | I/O | 1 | ||||||||
| C | TDI | I | 4 | ||||||||
| D | SPI1_MOSI | I/O | 2 | ||||||||
| F | QSPI0_CS | O | 3 | ||||||||
| 99 | VDDIN_3V3 | GPIO_IO | PA24 | I/O | – | – | A | FLEXCOM1_IO0 | I/O | 1 | PIO, I, PU, ST |
| B | D2 | I/O | 1 | ||||||||
| C | TDO | O | 4 | ||||||||
| D | SPI1_MISO | I/O | 2 | ||||||||
| F | QSPI0_IO0 | I/O | 3 | ||||||||
| 97 | VDDIN_3V3 | GPIO_IO | PA25 | I/O | – | – | A | FLEXCOM1_IO3 | O | 1 | PIO, I, PU, ST |
| B | D3 | I/O | 1 | ||||||||
| C | TMS | I | 4 | ||||||||
| D | SPI1_NPCS0 | I/O | 2 | ||||||||
| F | QSPI0_IO1 | I/O | 3 | ||||||||
| 100 | VDDIN_3V3 | GPIO_IO | PA26 | I/O | – | – | A | FLEXCOM1_IO4 | O | 1 | PIO, I, PU, ST |
| B | D4 | I/O | 1 | ||||||||
| C | NTRST | I | 4 | ||||||||
| D | SPI1_NPCS1 | O | 2 | ||||||||
| F | QSPI0_IO2 | I/O | 3 | ||||||||
| 90 | VDDIN_3V3 | GPIO_IO | PA27 | I/O | – | – | A | TIOA1 | I/O | 2 | PIO, I, PU, ST |
| B | D5 | I/O | 1 | ||||||||
| C | SPI0_NPCS2 | O | 2 | ||||||||
| D | SPI1_NPCS2 | O | 2 | ||||||||
| E | SDMMC1_RSTN | O | 1 | ||||||||
| F | QSPI0_IO3 | I/O | 3 | ||||||||
| 95 | VDDIN_3V3 | GPIO | PA28 | I/O | – | – | A | TIOB1 | I/O | 2 | PIO, I, PU, ST |
| B | D6 | I/O | 1 | ||||||||
| C | SPI0_NPCS3 | O | 2 | ||||||||
| D | SPI1_NPCS3 | O | 2 | ||||||||
| E | SDMMC1_CMD | I/O | 1 | ||||||||
| F | CLASSD_L0 | O | 1 | ||||||||
| 96 | VDDIN_3V3 | GPIO | PA29 | I/O | – | – | A | TCLK1 | I | 2 | PIO, I, PU, ST |
| B | D7 | I/O | 1 | ||||||||
| C | SPI0_NPCS1 | O | 2 | ||||||||
| E | SDMMC1_WP | I | 1 | ||||||||
| F | CLASSD_L1 | O | 1 | ||||||||
| 94 | VDDIN_3V3 | GPIO | PA30 | I/O | – | – | B | NWE / NANDWE | O | 1 | PIO, I, PU, ST |
| C | SPI0_NPCS0 | I/O | 2 | ||||||||
| D | PWMH0 | O | 1 | ||||||||
| E | SDMMC1_CD | I | 1 | ||||||||
| F | CLASSD_L2 | O | 1 | ||||||||
| 93 | VDDIN_3V3 | GPIO | PA31 | I/O | – | – | B | NCS3 | O | 1 | PIO, I, PU, ST |
| C | SPI0_MISO | I/O | 2 | ||||||||
| D | PWML0 | O | 1 | ||||||||
| F | CLASSD_L3 | O | 1 | ||||||||
Note:
- Fixed feature due to the SOM internal connection.
- Limited feature compared to SAMA5D2 due to the SOM internal use of specific functionality, for example, QSPI, GMAC.
- Limited feature compared to SAMA5D2 due to the use of a part of the functionality for other features in the SOM, for example, GMAC, ISC, Flexcom, etc.
