17.7 Register Summary - CLC Control
Offset | Name | Bit Pos. | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
---|---|---|---|---|---|---|---|---|---|---|
0x00 ... 0x1E0E | Reserved | |||||||||
0x1E0F | CLCDATA | 7:0 | MLC4OUT | MLC3OUT | MLC2OUT | MLC1OUT | ||||
0x1E10 | CLC1CON | 7:0 | EN | OUT | INTP | INTN | MODE[2:0] | |||
0x1E11 | CLC1POL | 7:0 | POL | G4POL | G3POL | G2POL | G1POL | |||
0x1E12 | CLC1SEL0 | 7:0 | D1S[5:0] | |||||||
0x1E13 | CLC1SEL1 | 7:0 | D2S[5:0] | |||||||
0x1E14 | CLC1SEL2 | 7:0 | D3S[5:0] | |||||||
0x1E15 | CLC1SEL3 | 7:0 | D4S[5:0] | |||||||
0x1E16 | CLC1GLS0 | 7:0 | G1D4T | G1D4N | G1D3T | G1D3N | G1D2T | G1D2N | G1D1T | G1D1N |
0x1E17 | CLC1GLS1 | 7:0 | G2D4T | G2D4N | G2D3T | G2D3N | G2D2T | G2D2N | G2D1T | G2D1N |
0x1E18 | CLC1GLS2 | 7:0 | G3D4T | G3D4N | G3D3T | G3D3N | G3D2T | G3D2N | G3D1T | G3D1N |
0x1E19 | CLC1GLS3 | 7:0 | G4D4T | G4D4N | G4D3T | G4D3N | G4D2T | G4D2N | G4D1T | G4D1N |
0x1E1A | CLC2CON | 7:0 | EN | OUT | INTP | INTN | MODE[2:0] | |||
0x1E1B | CLC2POL | 7:0 | POL | G4POL | G3POL | G2POL | G1POL | |||
0x1E1C | CLC2SEL0 | 7:0 | D1S[5:0] | |||||||
0x1E1D | CLC2SEL1 | 7:0 | D2S[5:0] | |||||||
0x1E1E | CLC2SEL2 | 7:0 | D3S[5:0] | |||||||
0x1E1F | CLC2SEL3 | 7:0 | D4S[5:0] | |||||||
0x1E20 | CLC2GLS0 | 7:0 | G1D4T | G1D4N | G1D3T | G1D3N | G1D2T | G1D2N | G1D1T | G1D1N |
0x1E21 | CLC2GLS1 | 7:0 | G2D4T | G2D4N | G2D3T | G2D3N | G2D2T | G2D2N | G2D1T | G2D1N |
0x1E22 | CLC2GLS2 | 7:0 | G3D4T | G3D4N | G3D3T | G3D3N | G3D2T | G3D2N | G3D1T | G3D1N |
0x1E23 | CLC2GLS3 | 7:0 | G4D4T | G4D4N | G4D3T | G4D3N | G4D2T | G4D2N | G4D1T | G4D1N |
0x1E24 | CLC3CON | 7:0 | EN | OUT | INTP | INTN | MODE[2:0] | |||
0x1E25 | CLC3POL | 7:0 | POL | G4POL | G3POL | G2POL | G1POL | |||
0x1E26 | CLC3SEL0 | 7:0 | D1S[5:0] | |||||||
0x1E27 | CLC3SEL1 | 7:0 | D2S[5:0] | |||||||
0x1E28 | CLC3SEL2 | 7:0 | D3S[5:0] | |||||||
0x1E29 | CLC3SEL3 | 7:0 | D4S[5:0] | |||||||
0x1E2A | CLC3GLS0 | 7:0 | G1D4T | G1D4N | G1D3T | G1D3N | G1D2T | G1D2N | G1D1T | G1D1N |
0x1E2B | CLC3GLS1 | 7:0 | G2D4T | G2D4N | G2D3T | G2D3N | G2D2T | G2D2N | G2D1T | G2D1N |
0x1E2C | CLC3GLS2 | 7:0 | G3D4T | G3D4N | G3D3T | G3D3N | G3D2T | G3D2N | G3D1T | G3D1N |
0x1E2D | CLC3GLS3 | 7:0 | G4D4T | G4D4N | G4D3T | G4D3N | G4D2T | G4D2N | G4D1T | G4D1N |
0x1E2E | CLC4CON | 7:0 | EN | OUT | INTP | INTN | MODE[2:0] | |||
0x1E2F | CLC4POL | 7:0 | POL | G4POL | G3POL | G2POL | G1POL | |||
0x1E30 | CLC4SEL0 | 7:0 | D1S[5:0] | |||||||
0x1E31 | CLC4SEL1 | 7:0 | D2S[5:0] | |||||||
0x1E32 | CLC4SEL2 | 7:0 | D3S[5:0] | |||||||
0x1E33 | CLC4SEL3 | 7:0 | D4S[5:0] | |||||||
0x1E34 | CLC4GLS0 | 7:0 | G1D4T | G1D4N | G1D3T | G1D3N | G1D2T | G1D2N | G1D1T | G1D1N |
0x1E35 | CLC4GLS1 | 7:0 | G2D4T | G2D4N | G2D3T | G2D3N | G2D2T | G2D2N | G2D1T | G2D1N |
0x1E36 | CLC4GLS2 | 7:0 | G3D4T | G3D4N | G3D3T | G3D3N | G3D2T | G3D2N | G3D1T | G3D1N |
0x1E37 | CLC4GLS3 | 7:0 | G4D4T | G4D4N | G4D3T | G4D3N | G4D2T | G4D2N | G4D1T | G4D1N |