4.14.3 Register Summary
| Offset | Name | Bit Pos. | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|---|---|---|---|---|---|---|---|---|---|---|
0x00 ... 0x03 | Reserved | |||||||||
| 0x04 | SFR_CCFG_EBICSA | 31:24 | DDR_MP_EN | NFD0_ON_D16 | ||||||
| 23:16 | DQIEN_F | |||||||||
| 15:8 | EBI_DBPDC | EBI_DBPUC | ||||||||
| 7:0 | EBI_CS2A | EBI_CS1A | ||||||||
0x08 ... 0x0F | Reserved | |||||||||
| 0x10 | SFR_OHCIICR | 31:24 | ||||||||
| 23:16 | UDPPUDIS | |||||||||
| 15:8 | SUSP2 | SUSP1 | SUSP0 | |||||||
| 7:0 | APPSTART | ARIE | RES2 | RES1 | RES0 | |||||
| 0x14 | SFR_OHCIISR | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | ||||||||||
| 7:0 | RIS2 | RIS1 | RIS0 | |||||||
0x18 ... 0x33 | Reserved | |||||||||
| 0x34 | SFR_UTMIHSTRIM | 31:24 | ||||||||
| 23:16 | SLOPE2[2:0] | |||||||||
| 15:8 | SLOPE1[2:0] | SLOPE0[2:0] | ||||||||
| 7:0 | ||||||||||
| 0x38 | SFR_UTMIFSTRIM | 31:24 | ZP_CAL[2:0] | ZN_CAL[2:0] | ||||||
| 23:16 | ZP[2:0] | ZN[2:0] | ||||||||
| 15:8 | ||||||||||
| 7:0 | ||||||||||
| 0x3C | SFR_UTMISWAP | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | ||||||||||
| 7:0 | PORT2 | PORT1 | PORT0 | |||||||
0x40 ... 0x9F | Reserved | |||||||||
| 0xA0 | SFR_LS | 31:24 | ||||||||
| 23:16 | MEM_POWER_GATING_ULP1_EN | |||||||||
| 15:8 | LS13 | LS12 | LS11 | LS10 | LS9 | LS8 | ||||
| 7:0 | LS7 | LS6 | LS5 | LS4 | LS3 | LS2 | LS1 | LS0 | ||
0xA4 ... 0xB3 | Reserved | |||||||||
| 0xB4 | SFR_CAL1 | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | TEST_M | |||||||||
| 7:0 | CALP_M[3:0] | CALN_M[3:0] | ||||||||
0xB8 ... 0xE3 | Reserved | |||||||||
| 0xE4 | SFR_WPMR | 31:24 | WPKEY[23:16] | |||||||
| 23:16 | WPKEY[15:8] | |||||||||
| 15:8 | WPKEY[7:0] | |||||||||
| 7:0 | WPEN | |||||||||
0xE8 ... 0x01FF | Reserved | |||||||||
| 0x0200 | SFR_PUFCTL | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | PHG | PLG | ||||||||
| 7:0 | ALWAYSONE | PUFLTM | PUFDIS | PUFRST | PONOFFLZ | PONOFFHZ | PONOFFM | |||
0x0204 ... 0x0207 | Reserved | |||||||||
| 0x0208 | SFR_PUFDIS | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | RESEED | LAB_TEST_MODE | TEST_MEMORY | RECONSTRUCT | WRAP_GENERATED_RANDOM | |||||
| 7:0 | WRAP | UNWRAP | TEST_PUF | STOP | START | GET_KEY | GENERATE_RANDOM | ENROLL | ||
| 0x020C | SFR_PUFRUCR0 | 31:24 | RESTRICT_USER_CONTEXT_0[31:24] | |||||||
| 23:16 | RESTRICT_USER_CONTEXT_0[23:16] | |||||||||
| 15:8 | RESTRICT_USER_CONTEXT_0[15:8] | |||||||||
| 7:0 | RESTRICT_USER_CONTEXT_0[7:0] | |||||||||
| 0x0210 | SFR_PUFRUCR1 | 31:24 | RESTRICT_USER_CONTEXT_1[31:24] | |||||||
| 23:16 | RESTRICT_USER_CONTEXT_1[23:16] | |||||||||
| 15:8 | RESTRICT_USER_CONTEXT_1[15:8] | |||||||||
| 7:0 | RESTRICT_USER_CONTEXT_1[7:0] | |||||||||
| 0x0214 | SFR_PUFWORUCR0 | 31:24 | RESTRICT_USER_CONTEXT_0_WO[31:24] | |||||||
| 23:16 | RESTRICT_USER_CONTEXT_0_WO[23:16] | |||||||||
| 15:8 | RESTRICT_USER_CONTEXT_0_WO[15:8] | |||||||||
| 7:0 | RESTRICT_USER_CONTEXT_0_WO[7:0] | |||||||||
| 0x0218 | SFR_PUFWORUCR1 | 31:24 | RESTRICT_USER_CONTEXT_1_WO[31:24] | |||||||
| 23:16 | RESTRICT_USER_CONTEXT_1_WO[23:16] | |||||||||
| 15:8 | RESTRICT_USER_CONTEXT_1_WO[15:8] | |||||||||
| 7:0 | RESTRICT_USER_CONTEXT_1_WO[7:0] | |||||||||
0x021C ... 0x021F | Reserved | |||||||||
| 0x0220 | SFR_FLEXRAMS_CLKG_DIS | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | ||||||||||
| 7:0 | FLEX1_CLKG_DIS | FLEX0_CLKG_DIS | ||||||||
0x0224 ... 0x023F | Reserved | |||||||||
| 0x0240 | SFR_ISS_CFG | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | ||||||||||
| 7:0 | MODE | |||||||||
0x0244 ... 0x024F | Reserved | |||||||||
| 0x0250 | SFR_TSU_CFG | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | ||||||||||
| 7:0 | WIDTH[7:0] | |||||||||
0x0254 ... 0x025F | Reserved | |||||||||
| 0x0260 | SFR_REMAP_MP_DDR | 31:24 | ||||||||
| 23:16 | ||||||||||
| 15:8 | Host_13 | Host_12 | Host_11 | Host_10 | Host_9 | Host_8 | ||||
| 7:0 | Host_7 | Host_6 | Host_5 | Host_4 | Host_3 | Host_2 | Host_1 | Host_0 | ||
