9.12 Peripheral Pin Select Control Registers
| Offset | Name | Bit Pos. | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
|---|---|---|---|---|---|---|---|---|---|---|
0x00 ... 0x0CFF | Reserved | |||||||||
| 0x0D00 | RPCON | 15:8 | IOLOCK | |||||||
| 7:0 | ||||||||||
0x0D02 ... 0x0D03 | Reserved | |||||||||
| 0x0D04 | RPINR0 | 15:8 | INT1R[7:0] | |||||||
| 7:0 | ||||||||||
| 0x0D06 | RPINR1 | 15:8 | INT3R[7:0] | |||||||
| 7:0 | INT2R[7:0] | |||||||||
| 0x0D08 | RPINR2 | 15:8 | T1CKR[7:0] | |||||||
| 7:0 | ||||||||||
| 0x0D0A | RPINR3 | 15:8 | ICM1R[7:0] | |||||||
| 7:0 | TCKI1R[7:0] | |||||||||
| 0x0D0C | RPINR4 | 15:8 | ICM2R[7:0] | |||||||
| 7:0 | TCKI2R[7:0] | |||||||||
| 0x0D0E | RPINR5 | 15:8 | ICM3R[7:0] | |||||||
| 7:0 | TCKI3R[7:0] | |||||||||
| 0x0D10 | RPINR6 | 15:8 | ICM4R[7:0] | |||||||
| 7:0 | TCKI4R[7:0] | |||||||||
| 0x0D12 | RPINR7 | 15:8 | ICM5R[7:0] | |||||||
| 7:0 | TCKI5R[7:0] | |||||||||
| 0x0D14 | RPINR8 | 15:8 | ICM6R[7:0] | |||||||
| 7:0 | TCKI6R[7:0] | |||||||||
| 0x0D16 | RPINR9 | 15:8 | ICM7R[7:0] | |||||||
| 7:0 | TCKI7R[7:0] | |||||||||
| 0x0D18 | RPINR10 | 15:8 | ICM8R[7:0] | |||||||
| 7:0 | TCKI8R[7:0] | |||||||||
| 0x0D1A | RPINR11 | 15:8 | OCFBR[7:0] | |||||||
| 7:0 | OCFAR[7:0] | |||||||||
| 0x0D1C | RPINR12 | 15:8 | PCI9R[7:0] | |||||||
| 7:0 | PCI8R[7:0] | |||||||||
| 0x0D1E | RPINR13 | 15:8 | PCI11R[7:0] | |||||||
| 7:0 | PCI10R[7:0] | |||||||||
| 0x0D20 | RPINR14 | 15:8 | QEIB1R[7:0] | |||||||
| 7:0 | QEIA1R[7:0] | |||||||||
| 0x0D22 | RPINR15 | 15:8 | QEIHOM1R[7:0] | |||||||
| 7:0 | QEINDX1R[7:0] | |||||||||
| 0x0D24 | RPINR16 | 15:8 | QEIB2R[7:0] | |||||||
| 7:0 | QEIA2R[7:0] | |||||||||
| 0x0D26 | RPINR17 | 15:8 | QEIHOM2R[7:0] | |||||||
| 7:0 | QEINDX2R[7:0] | |||||||||
| 0x0D28 | RPINR18 | 15:8 | U1DSRR[7:0] | |||||||
| 7:0 | U1RXR[7:0] | |||||||||
| 0x0D2A | RPINR19 | 15:8 | U2DSRR[7:0] | |||||||
| 7:0 | U2RXR[7:0] | |||||||||
| 0x0D2C | RPINR20 | 15:8 | SCK1R[7:0] | |||||||
| 7:0 | SDI1R[7:0] | |||||||||
| 0x0D2E | RPINR21 | 15:8 | REFOIR[7:0] | |||||||
| 7:0 | SS1R[7:0] | |||||||||
| 0x0D30 | RPINR22 | 15:8 | SCK2R[7:0] | |||||||
| 7:0 | SDI2R[7:0] | |||||||||
| 0x0D32 | RPINR23 | 15:8 | ||||||||
| 7:0 | SS2R[7:0] | |||||||||
| 0x0D34 | RPINR24 | 15:8 | QEIB3R[7:0] | |||||||
| 7:0 | QEIA3R[7:0] | |||||||||
| 0x0D36 | RPINR25 | 15:8 | QEIHOM3R[7:0] | |||||||
| 7:0 | QEINDX3R[7:0] | |||||||||
| 0x0D38 | RPINR26 | 15:8 | CAN2RXR[7:0] | |||||||
| 7:0 | CAN1RXR[7:0] | |||||||||
| 0x0D3A | RPINR27 | 15:8 | U3DSRR[7:0] | |||||||
| 7:0 | U3RXR[7:0] | |||||||||
0x0D3C ... 0x0D3D | Reserved | |||||||||
| 0x0D3E | RPINR29 | 15:8 | SCK3R[7:0] | |||||||
| 7:0 | SDI3R[7:0] | |||||||||
| 0x0D40 | RPINR30 | 15:8 | ||||||||
| 7:0 | SS3R[7:0] | |||||||||
0x0D42 ... 0x0D43 | Reserved | |||||||||
| 0x0D44 | RPINR32 | 15:8 | TCKI9R[7:0] | |||||||
| 7:0 | ||||||||||
| 0x0D46 | RPINR33 | 15:8 | ||||||||
| 7:0 | ICM9R[7:0] | |||||||||
0x0D48 ... 0x0D4D | Reserved | |||||||||
| 0x0D4E | RPINR37 | 15:8 | PCI17R[7:0] | |||||||
| 7:0 | OCFCR[7:0] | |||||||||
| 0x0D50 | RPINR38 | 15:8 | ||||||||
| 7:0 | PCI18R[7:0] | |||||||||
0x0D52 ... 0x0D57 | Reserved | |||||||||
| 0x0D58 | RPINR42 | 15:8 | PCI13R[7:0] | |||||||
| 7:0 | PCI12R[7:0] | |||||||||
| 0x0D5A | RPINR43 | 15:8 | PCI15R[7:0] | |||||||
| 7:0 | PCI14R[7:0] | |||||||||
| 0x0D5C | RPINR44 | 15:8 | SENT1R[7:0] | |||||||
| 7:0 | PCI16R[7:0] | |||||||||
| 0x0D5E | RPINR45 | 15:8 | CLCINAR[7:0] | |||||||
| 7:0 | SENT2R[7:0] | |||||||||
| 0x0D60 | RPINR46 | 15:8 | CLCINCR[7:0] | |||||||
| 7:0 | CLCINBR[7:0] | |||||||||
| 0x0D62 | RPINR47 | 15:8 | ADCTRGR[7:0] | |||||||
| 7:0 | CLCINDR[7:0] | |||||||||
| 0x0D64 | RPINR48 | 15:8 | U1CTSR[7:0] | |||||||
| 7:0 | OCFDR[7:0] | |||||||||
| 0x0D66 | RPINR49 | 15:8 | U3CTSR[7:0] | |||||||
| 7:0 | U2CTSR[7:0] | |||||||||
0x0D68 ... 0x0D7F | Reserved | |||||||||
| 0x0D80 | RPOR0 | 15:8 | RP33R[5:0] | |||||||
| 7:0 | RP32R[5:0] | |||||||||
| 0x0D82 | RPOR1 | 15:8 | RP35R[5:0] | |||||||
| 7:0 | RP34R[5:0] | |||||||||
| 0x0D84 | RPOR2 | 15:8 | RP37R[5:0] | |||||||
| 7:0 | RP36R[5:0] | |||||||||
| 0x0D86 | RPOR3 | 15:8 | RP39R[5:0] | |||||||
| 7:0 | RP38R[5:0] | |||||||||
| 0x0D88 | RPOR4 | 15:8 | RP41R[5:0] | |||||||
| 7:0 | RP40R[5:0] | |||||||||
| 0x0D8A | RPOR5 | 15:8 | RP43R[5:0] | |||||||
| 7:0 | RP42R[5:0] | |||||||||
| 0x0D8C | RPOR6 | 15:8 | RP45R[5:0] | |||||||
| 7:0 | RP44R[5:0] | |||||||||
| 0x0D8E | RPOR7 | 15:8 | RP47R[5:0] | |||||||
| 7:0 | RP46R[5:0] | |||||||||
| 0x0D90 | RPOR8 | 15:8 | RP49R[5:0] | |||||||
| 7:0 | RP48R[5:0] | |||||||||
| 0x0D92 | RPOR9 | 15:8 | RP51R[5:0] | |||||||
| 7:0 | RP50R[5:0] | |||||||||
| 0x0D94 | RPOR10 | 15:8 | RP53R[5:0] | |||||||
| 7:0 | Reserved[5:0] | |||||||||
| 0x0D96 | RPOR11 | 15:8 | RP55R[5:0] | |||||||
| 7:0 | RP54R[5:0] | |||||||||
| 0x0D98 | RPOR12 | 15:8 | RP57R[5:0] | |||||||
| 7:0 | RP56R[5:0] | |||||||||
| 0x0D9A | RPOR13 | 15:8 | RP59R[5:0] | |||||||
| 7:0 | RP58R[5:0] | |||||||||
| 0x0D9C | RPOR14 | 15:8 | RP61R[5:0] | |||||||
| 7:0 | RP60R[5:0] | |||||||||
| 0x0D9E | RPOR15 | 15:8 | RP63R[5:0] | |||||||
| 7:0 | RP62R[5:0] | |||||||||
| 0x0DA0 | RPOR16 | 15:8 | RP65R[5:0] | |||||||
| 7:0 | RP64R[5:0] | |||||||||
| 0x0DA2 | RPOR17 | 15:8 | Reserved[5:0] | |||||||
| 7:0 | RP66R[5:0] | |||||||||
| 0x0DA4 | RPOR18 | 15:8 | RP69R[5:0] | |||||||
| 7:0 | Reserved[5:0] | |||||||||
| 0x0DA6 | RPOR19 | 15:8 | RP71R[5:0] | |||||||
| 7:0 | RP70R[5:0] | |||||||||
| 0x0DA8 | RPOR20 | 15:8 | RP73R[5:0] | |||||||
| 7:0 | RP72R[5:0] | |||||||||
| 0x0DAA | RPOR21 | 15:8 | RP75R[5:0] | |||||||
| 7:0 | RP74R[5:0] | |||||||||
| 0x0DAC | RPOR22 | 15:8 | RP77R[5:0] | |||||||
| 7:0 | RP76R[5:0] | |||||||||
| 0x0DAE | RPOR23 | 15:8 | RP79R[5:0] | |||||||
| 7:0 | RP78R[5:0] | |||||||||
| 0x0DB0 | RPOR24 | 15:8 | RP81R[5:0] | |||||||
| 7:0 | RP80R[5:0] | |||||||||
| 0x0DB2 | RPOR25 | 15:8 | RP83R[5:0] | |||||||
| 7:0 | RP82R[5:0] | |||||||||
| 0x0DB4 | RPOR26 | 15:8 | RP85R[5:0] | |||||||
| 7:0 | RP84R[5:0] | |||||||||
| 0x0DB6 | RPOR27 | 15:8 | RP87R[5:0] | |||||||
| 7:0 | RP86R[5:0] | |||||||||
| 0x0DB8 | RPOR28 | 15:8 | RP89R[5:0] | |||||||
| 7:0 | RP88R[5:0] | |||||||||
| 0x0DBA | RPOR29 | 15:8 | RP91R[5:0] | |||||||
| 7:0 | RP90R[5:0] | |||||||||
| 0x0DBC | RPOR30 | 15:8 | RP93R[5:0] | |||||||
| 7:0 | RP92R[5:0] | |||||||||
| 0x0DBE | RPOR31 | 15:8 | RP95R[5:0] | |||||||
| 7:0 | RP94R[5:0] | |||||||||
| 0x0DC0 | RPOR32 | 15:8 | RP97R[5:0] | |||||||
| 7:0 | RP96R[5:0] | |||||||||
| 0x0DC2 | RPOR33 | 15:8 | RP99R[5:0] | |||||||
| 7:0 | RP98R[5:0] | |||||||||
| 0x0DC4 | RPOR34 | 15:8 | RP177R[5:0] | |||||||
| 7:0 | RP176R[5:0] | |||||||||
| 0x0DC6 | RPOR35 | 15:8 | RP179R[5:0] | |||||||
| 7:0 | RP178R[5:0] | |||||||||
| 0x0DC8 | RPOR36 | 15:8 | RP181R[5:0] | |||||||
| 7:0 | RP180R[5:0] | |||||||||
